干貨|單片機ESD靜電防護知識總結
來源:立深鑫電子????????發布時間:08-27????????點擊:
摘要 : EDS 表示 靜電放電敏感。ESD靜電測試時,靜電放電瞬間會產生電磁輻射效應,如果旁邊有電子產品或線纜電磁干擾會經線路傳播,從而影響其它電子設備。 因此,ESD測試成為檢測產品穩定性和抗干擾性的重要指標。
EDS 表示 靜電放電敏感。ESD靜電測試時,靜電放電瞬間會產生電磁輻射效應,如果旁邊有電子產品或線纜電磁干擾會經線路傳播,從而影響其它電子設備。 因此,ESD測試成為檢測產品穩定性和抗干擾性的重要指標。常見的測試手法有接觸式±8KV放電和非接觸式±15KV放電兩種。具體要求一般是無死機,無誤動作,干擾去除后產品性能可以恢復。有的更高級別的產品要求整個過程設備沒有任何干擾反應,沒有重啟等操作。關于ESD防護主要從軟件和硬件兩個方面考慮。
一、原理設計
1.TVS管選型:
相關外設控制口加TVS管,注意TVS管選型(嵌位電壓),我們選擇的是ESD5301N,具體手冊我也已經上傳,有需要可以咨詢客服。
2.受干擾信號線串電阻:
對于一些高頻信號線異常,可以串聯電阻(電阻值選用30——330歐姆左右的,具體實測,前提是不能對通信有影響)。
2.LAYOUT方面優化:
1.電路板上對外接口增加ESD器件,在布局及走線允許的情況下,優先將ESD器件靠近接口放置,同時走線先經過ESD器件之后再連接到其他器件上。
2.每個芯片元器件盡量可能占用一個電源分支(不要交錯盤結在一起,防止電流亂竄)
3.每個芯片的濾波電容盡可能靠近芯片擺放,并且連接在芯片的電源和地上面。
4.在布局允許的情況下,盡可能地讓芯片復位網絡的走線最短,復位線應作為優先考慮的網絡,同時避免復位線和高頻以及靜電容易等干擾的走線處于平行走線。
5.除了結構限制而無法移動的器件外,在PCB布局時,應該考慮讓所有的走線盡可能短,有利于實現地線有良好的回路,同時減少線路之間的干擾。
6.所有導線走通之后,應該進行走線的優化,同時讓關鍵器件的地線的走線有良好的回路,部分非關鍵信號的走線,有時候可以通過增加過孔在頂層或底層的某些位置斷開,讓電源和地線的走線更加順暢。
7.連接線建議采用類似喇叭的雙絞線,對于抗ESD干擾也有改善作用。